• 캠퍼스북
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

디지털집적회로 MAGIC을 이용한 전가산기(full adder) 반도체 레이아웃 설계 및 HSPICE 시뮬레이션

*철*
개인인증판매자스토어
최초 등록일
2012.09.01
최종 저작일
2011.09
7페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

magic을 이용한 전가산기(full adder) 반도체 레이아웃 설계입니다.

10점만점 받았던 리포트 구요. 자세한 레이아웃과 spice 코드를 첨부 하였습니다.

그리고 HSPICE 시뮬레이션도 첨부하였구요.

목차

1. 전가산기 진리표
2. HSPICE 시뮬레이션
3. SPICE 코드
4. LAYOUT

본문내용

넷리스트입니다.
* SPICE3 file created from adder.ext - technology: tsmc

.lib `TSMC018.l` MOS

.option scale=0.06u
.global VDD Gnd
.temp=25

Vdd VDD Gnd 3.3
Va l_adder_0/in_a Gnd pwl (0n 3.3 r)
Vb l_adder_0/in_b Gnd pwl (0n 3.3 r)
Vcin l_adder_0/in_cin Gnd pwl (0n 0 49n 0 50n 3.3 99n 3.3 100n 0 r)


M0 r_adder_0/r_n1 l_adder_0/in_cin r_adder_0/sum VDD CMOSP w=10 l=3
+ ad=0 pd=0 as=0 ps=0
M1 r_adder_0/r_n2 l_adder_0/in_a r_adder_0/r_n1 VDD CMOSP w=10 l=3
+ ad=0 pd=0 as=0 ps=0
M2 VDD l_adder_0/in_b r_adder_0/r_n2 VDD CMOSP w=10 l=3

참고 자료

없음

이 자료와 함께 구매한 자료

*철*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
  • 프레시홍 - 전복
탑툰 이벤트
디지털집적회로 MAGIC을 이용한  전가산기(full adder) 반도체 레이아웃 설계 및 HSPICE 시뮬레이션
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업